Dezembro de 4000 AXP - DEC 4000 AXP

O dezembro de 4000 AXP é uma série de departamentos computadores servidores desenvolvido e fabricado pela Digital Equipment Corporation apresentou em 10 de Novembro de 1992. Estes sistemas faziam parte da primeira geração de sistemas baseados na 64-bit Alpha AXP arquitetura e no momento da introdução, correu de digital OpenVMS AXP ou OSF / 1 AXP sistemas operacionais .

O DEC 4000 AXP foi sucedido até o final de 1994 pelo AlphaServer 2000 e 2100 servidores departamentais.

modelos

Existem dois modelos do AXP dezembro de 4000:

  • 6x0 modelo , o nome de código da cobra : 160 MHz DECchip 21064 (EV4) processador (es) com 1 MB de cache L2 cada.
  • 7x0 modelo , o nome de código fang : 190 MHz DECchip 21064 (EV4) processador (es) com 4 MB de cache L2 cada. Foi introduzida em Outubro de 1993.

Os possíveis valores de 'x' é 1 ou 2. Estes números especificar o número de microprocessadores no sistema.

Descrição

O DEC AXP 4000 são bidireccionais multiprocessamento simétrico sistemas capazes (PMS) que são alojados em qualquer uma BA640 armário meia-altura, ou um BA641 19 polegadas rackmountable invólucro que contém dois painéis traseiros , um painel traseiro e um painel traseiro de sistema de armazenamento. Ligado no painel traseiro do sistema foram um ou dois módulos de CPU, um a quatro módulos de memória, um I / O módulo, até seis Futurebus + Perfil B módulos, e no painel posterior de armazenamento, eram um a quatro dos meios fixa compartimentos de armazenamento em massa e uma removível compartimento de armazenamento em massa media.

módulo de CPU

Dois modelos de módulo CPU foram usadas em DEC AXP 4000, o KN430 (também conhecido como o B2001-BA), utilizado no Modelo Série 600, e o B2012-AA, usado no Modelo Série 700. O KN430 contém um 160 MHz DECchip 21064 microprocessador com 1 MB de B-cache ( memória cache L2 ), ao passo que o B2012-AA contém uma MHz DECchip 21064 190 com 4 MB de B-cache. Dois C 3 (comando, controlo e comunicação) ASIC no módulo CPU fornecer um número de funções, tais como a aplicação do controlador B-cache e a unidade de interface de barramento (BIU), que faz interface do microprocessador para o 128-bit de endereço e de dados multiplexado barramento do sistema para permitir a comunicação entre os módulos I / o CPU, memória e. Estes ASICs foram fabricados num processo de 0,8 micrómetros.

Módulo de memória

O módulo de memória MS430 tem capacidades de 32, 64, 128, 256 e 512 MB de memória. A memória está organizada em quatro bancos, cada um 280 bits de largura, dos quais 256 bits são utilizados para armazenar dados e 24 bits são utilizados para armazenar a detecção e correcção de erros (EDC) informações. A memória é protegido pela lógica de EDC, que é capaz de detectar e corrigir erros de bit e 1-comuns erros 2-, 3- e 4-bit.

A memória é implementado usando 280 montado na superfície embalagem dupla em linha (DIP) de 4 bits memória dinâmica de acesso aleatório (DRAM), com capacidades de 1, 4 e 16 Mb que residem em ambos os lados do módulo.

Localizado no módulo são dois ASICs CMIC que controlam a memória ea interface do módulo ao barramento do sistema. Cada CMIC ASIC é responsável pela gestão metade do bus de memória de 280 bits e o barramento do sistema de 128-bit. Os ASICs CMIC são fabricados num processo CMOS e são embalados em uma posição 299- pin grid array pacote (PGA).

O módulo de memória é do mesmo tamanho que o módulo de CPU e se conecta ao backplane através de dois 129 pinos e quatro conectores de 24 pinos.

módulo I / O

O DEC AXP 4000 usa o módulo de E / S KFA40 I, que contém todo o subsistema de I / O. O módulo I / O é o maior módulo no sistema, e duas variantes existiu. A primeira variante oferecido quatro SCSI-2 autocarros e duas Ethernet portos e a segunda variante oferecido quatro DSSI autocarros / SCSI e uma porta Ethernet. A segunda variante no entanto só tem metade da largura de banda dos SCSI-2 ônibus da primeira variante, embora os recursos avançados do DSSI justifica seu uso em alguns casos. Para além destas diferenças, o resto do módulo de E / S foi essencialmente o mesmo.

Módulo I / O apresenta comum a ambas as variantes são um barramento adicional SCSI-2 para unidades de mídia removível somente, um Zilog 85C30 Comunicação Serial Controller ( UART ), que fornece duas linhas seriais , um Dallas Semiconductor DS1287 relógio em tempo real , ea maior parte do firmware na AXP dezembro de 4000. Para controlar o Futurebus + e para fazer a interface do módulo I / O para o enlace comum do sistema, duas ASICs iónicos são utilizados. A funcionalidade Ethernet na função de I / O é fornecido pelo TGEC (Terceira Geração Ethernet Chip), também conhecido como o DC253, enquanto que os barramentos SCSI / DSSI são fornecidos por quatro NCR 53C710 controladores SCSI / DSSI e seus condutores DSSI associadas (segunda I / O módulo só variante).

A maioria dos dispositivos de E / S estão ligados à I / O local de autocarros, conhecido como o "LBUS", um endereço de 32 bits e de dados multiplexados autocarro.

Armazenamento

O DEC AXP 4000 tem quatro meios de fixa compartimentos de armazenamento de massa, cada uma capaz de conter um 5¼ polegadas ou dispositivos quatro 3½ polegadas. Um compartimento de armazenamento em massa media única removível realizou as unidades de CD-ROM e unidades de fita . Além de armazenamento interno, um armário de armazenamento externo poderia ser ligada através de uma porta SCSI externo para proporcionar mais espaço de armazenamento.

Expansão

Os sistemas AXP dezembro 4000 utilizado o Futurebus + Perfil B para a expansão, com seis aberturas. Estas ranhuras fornecida uma taxa de transferência de pico de 160 MB / s.

Cercas

O armário BA640 tem uma largura de 49,9 cm (20 polegadas), uma altura de 88,3 cm (35 polegadas) e uma profundidade de 77,5 cm (31 pol). Ele tem um peso máximo de 124 kg (275 lb). O invólucro BA641 rackmountable 19 polegadas tem uma largura de 48,26 cm (19 polegadas), uma altura de 44,4 cm (17,5 polegadas) e uma profundidade de 75,7 cm (29,8 in) com suportes de montagem. Ele tem um peso típico de 65,7 kg (146 lb).

Referências

Notas